HDL Coder

새로운 기능

R2014a (버전 3.4)

출시 일자: 2014년 3월 6일

2014a의 일부인 Version 3.4에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 열거형 데이터 타입의 코드 생성
  • ZC706 타겟을 이용한 IP 코어 생성 및 Xilinx EDK 프로젝트로의 통합
  • 반복적인 자동 클록 주파수 최적화
  • FFT HDL 코드 생성에 최적화된 블록 및 IFFT HDL 코드 생성에 최적화된 블록
  • Simulink의 HDL 블록 라이브러리

자세한 내용은 Release Notes를 참조하십시오.

지금 업데이트하십시오!

이전 버전

R2013b (버전 3.3) - 2013년 9월 5일

2013b 릴리스의 일부인 Version 3.3에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 모델 참조 지원 및 점진적인 코드 생성
  • 사용자 정의 System Object를 위한 코드 생성
  • 조건부 MATLAB 코드에서 RAM 추론
  • Altera DSP Builder 블록을 포함한 서브시스템에 대한 코드 생성
  • ZC702와 ZedBoard용 Xilinx EDK 프로젝트에 IP 코어 통합

자세한 내용은 Release Notes를 참조하십시오.

R2013a (버전 3.2) - 2013년 3월 7일

출시 일자: 2013년 3월 7일

2013a 릴리스의 일부인 Version 3.2에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 부동 소수점을 고정 소수점으로 변환하기 위한 정적 범위 분석
  • MATLAB 변수를 위한 사용자별 파이프라인 삽입
  • 오버클로킹 없이 리소스 공유 및 스트리밍
  • AXI4 인터페이스를 통해 사용자 정의 IP 코어 생성

자세한 내용은 Release Notes를 참조하십시오.

R2012b (버전 3.1) - 2012년 9월 11일

하이라이트 및 스크린샷을 참조하십시오.

2012b 릴리스의 일부인 Version 3.1에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 부동 소수점의 고정 소수점 변환에서 입력 매개변수 상수 및 구조
  • RAM, biquad 필터, 복조기 시스템 객체
  • MATLAB에서 HDL로의 작업 흐름에서 MATLAB 함수 블록 생성
  • Reed Solomon 인코더 및 디코더, CRC detector 및 다중 채널 Discrete FIR 필터를 위한 HDL 코드 생성
  • 사용자 정의 FPGA 보드의 타겟팅
  • MATLAB 함수 블록 및 블랙 박스를 위한 최적화

자세한 내용은 Release Notes를 참조하십시오.

R2012a (버전 3.0) - 2012년 3월 1일

하이라이트 및 스크린샷을 참조하십시오.

2012a 릴리스의 일부인 Version 3.0에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • MATLAB 코드 및 시스템 객체로부터의 자동화된 고정 소수점 HDL 코드 생성
  • Xilinx® System Generator 블록을 포함한 서브시스템으로부터 코드 생성
  • Altera® 보드를 위한 턴키 작업 흐름
  • Xilinx 및 Altera 부동 소수점 IP 인스턴스 생성
  • 사용자 제어 가능한 플래트닝을 통한 모든 계층 수준에서의 코드 생성
  • 프로그래밍 가능한 계수와 멀티클록 필터를 위한 코드 생성
  • HDL CRC Generator, Bus Creator 및 Bus Selector Block을 위한 코드 생성

자세한 내용은 Release Notes를 참조하십시오.