HDL Coder

HDL 코드 최적화

MATLAB 또는 Simulink에서는 HDL 코드를 최적화하여 분산 파이프라이닝, 스트리밍 및 리소스 공유를 활용함으로써 속도-영역 목표를 달성할 수 있습니다. MATLAB에서는 루프 또는 행렬 연산을 포함한 MATLAB 설계를 위해 루프 스트리밍 및 루프 언롤링과 같은 고급 루프 최적화를 사용할 수 있습니다. MATLAB 코드에서 지속적인 어레이 또는 행렬 변수를 Block RAM으로 매핑할 수 있습니다. Simulink에서는 신호 처리 및 멀티미디어 분야에서 일반적인 다채널 설계 및 직렬화 기술을 구현할 수 있습니다.

HDL Workflow Advisor for MATLAB.
RAM 매핑, 파이프라이닝, 리소스 공유 및 루프 언롤링과 같은 최적화 옵션을 제공하는 MATLAB을 위한 HDL Workflow Advisor
Area-speed optimization.
영역-속도 최적화 4개의 멀티플라이어를 1개의 멀티플라이어로 대체하면 데이터 속도를 4배 늘리는 비용으로 설계 영역을 줄일 수 있습니다.
다음: FPGA 설계 자동화

평가판 사용 HDL Coder

평가판 신청

Simulink HDL Coder를 이용한 FPGA/ASIC 설계 개요(한국어)

온라인 세미나 보기